Artikel-ID: 000075189 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 19.11.2012

Die TCO, die für breite Datenbreiten in M20K-Blöcken mit registrierten Ausgängen in Stratix V-Geräten gemeldet wurden, können ergebnisbasiert sein

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    TCO-Werte, die vom TimeQuest Timing Analyzer für Stratix V M20K Blocks, die mehr als 16 Bits verwenden und die sich registriert haben Outputs können ergebnissimistisch sein.

    TCO-Werte der Ausgaberegister-Bits 16 bis 39, die von TimeQuest gemeldet werden kann um bis zu 500 PS 0-Werte (TCO) für Bits 0 bis 15 werden korrekt gemeldet.

    Lösung

    Aktuelle Informationen zu Problemen mit dem Stratix V-Timing-Modell In der Quartus II Softwareversion 12.1 finden Sie die Lösung anzahl rd11162012_922 ein die Altera Wissensdatenbank.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® programmierbare Geräte

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.