Artikel-ID: 000075181 Inhaltstyp: Fehlermeldungen Letzte Überprüfung: 20.03.2014

Interner Fehler: Untersystem: HSSI, Datei: /quartus/ph/hssi/hssi_logical_physical_mapping.cpp, Zeile: 562

Umgebung

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Aufgrund eines Problems in der Quartus® II Softwareversion 13.1 und früher können Sie diesen Fehler sehen, wenn Ihr Arria® V-Design die Altera® Serial Digital Interface (SDI) II Megacore® IP umfasst.

Der Fehler tritt auf, wenn Tx PLL Dynamisches Switching aktiviert ist und xcvr_refclk Und xcvr_refclk_alt werden von der gleichen Taktquelle angetrieben.

Lösung

Um dieses Problem zu umgehen, stellen Sie sicher, dass xcvr_refclk Und xcvr_refclk_alt werden von verschiedenen Quellen angetrieben.

Zukünftige Versionen der Quartus II Software werden voraussichtlich unterstützt xcvr_refclk Und xcvr_refclk_alt von der gleichen Quelle angetrieben werden.

 

Zugehörige Produkte

Dieser Artikel bezieht sich auf 5 Produkte

เอฟพีจีเอ Arria® V GT
เอฟพีจีเอ Arria® V GX
เอฟพีจีเอ Arria® V GZ
Arria® V ST SoC-FPGA
Arria® V SX SoC-FPGA

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.