Rx_analogreset funktioniert nicht korrekt, wenn ein Grundlegender (PMA-Direct)-Kanal im CMU-Kanal einer Stratix® IV GX/GT oder Hardcopy® IV GX/GT-Geräte implementiert wird. Dies ist auf einen Fehler in der Quartus® II 9.1 Software zurückzuführen. Möglicherweise sehen Sie kein korrektes "rx_pll_locked" und "rx_freqlocked"-Verhalten, da diese nicht auf das rx_analogreset Signal reagieren. Die Problemumgehung besteht darin, Quartus II 10.0 Software zu verwenden. Erstellen Sie ALTGX- und ALTGX_RECONFIG Megawifiles™ neu und kompilieren Sie das Design erneut.
Warum wirkt sich rx_analogreset input von FPGA fabric nicht auf rx_freqlocked und rx_pll_locked Signale in einem Basic (PMA-Direct) Kanal aus, der im CMU-Kanal der Stratix IV GX/GT- oder Hardcopy IV GX/GT-Geräte implementiert ist?
1
Disclaimer/Rechtliche Hinweise
Alle Posts und die Nutzung der Inhalte auf dieser Website unterliegen den Intel.com Nutzungsbedingungen.
Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.