Artikel-ID: 000075038 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 21.10.2020

Was ist die TEXT_DELAY-Spezifikation für die aktive serielle Konfiguration in Intel® Stratix® 10 und allen Intel Agilex® Geräten?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Die Spezifikation in den unten stehenden Tabellen zeigt die gesamte externe Verzögerung (TEXT_DELAY) mit der jeweiligen Active Serial (AS) Taktfrequenz in Intel® Stratix® 10 und allen Intel Agilex® Geräten.

     

    Wenn Internes Verfahren als Konfigurations-Taktquelle verwendet wird:

    AS CLK Freq (MHz)TEXT_DELAY min (ns)TEXT_DELAY max. ns
    25024
    58020
    77020
    115020

     

    Wenn OSC_CLK_1 als Konfigurations-Taktquelle verwendet wird:

    AS CLK Freq (MHz)TEXT_DELAY min (ns)TEXT_DELAY max. ns
    25024
    50024
    71.5035
    100024
    108022
    125018
    133015

     

    Hinweis: Die in den oben genannten Tabellen angegebenen Daten sind vorläufige, in Erwartung der Halbleitercharakterisierung.

    Lösung

    Das Benutzerhandbuch für die Intel® Stratix®-10-Konfiguration und das Benutzerhandbuch für Intel Agilex® Konfiguration werden ab der Intel® Quartus® Prime Pro Edition Software Version 20.3 aktualisiert.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 2 Produkte

    Intel® Stratix® 10 FPGAs und SoC FPGAs
    Intel® Agilex™ FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.