Die Spezifikation in den unten stehenden Tabellen zeigt die gesamte externe Verzögerung (TEXT_DELAY) mit der jeweiligen Active Serial (AS) Taktfrequenz in Intel® Stratix® 10 und allen Intel Agilex® Geräten.
Wenn Internes Verfahren als Konfigurations-Taktquelle verwendet wird:
AS CLK Freq (MHz) | TEXT_DELAY min (ns) | TEXT_DELAY max. ns |
---|---|---|
25 | 0 | 24 |
58 | 0 | 20 |
77 | 0 | 20 |
115 | 0 | 20 |
Wenn OSC_CLK_1 als Konfigurations-Taktquelle verwendet wird:
AS CLK Freq (MHz) | TEXT_DELAY min (ns) | TEXT_DELAY max. ns |
---|---|---|
25 | 0 | 24 |
50 | 0 | 24 |
71.5 | 0 | 35 |
100 | 0 | 24 |
108 | 0 | 22 |
125 | 0 | 18 |
133 | 0 | 15 |
Hinweis: Die in den oben genannten Tabellen angegebenen Daten sind vorläufige, in Erwartung der Halbleitercharakterisierung.
Das Benutzerhandbuch für die Intel® Stratix®-10-Konfiguration und das Benutzerhandbuch für Intel Agilex® Konfiguration werden ab der Intel® Quartus® Prime Pro Edition Software Version 20.3 aktualisiert.