Artikel-ID: 000074689 Inhaltstyp: Produktinformationen und Dokumente Letzte Überprüfung: 08.09.2017

Wie kann ich ein Remote-System-Update auf einem Cyclone III oder Cyclone IV Gerät über eine JTAG zur Avalon MM Master Bridge durchführen?

Umgebung

  • JTAG zu Avalon Master Bridge Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Der Remote System Update IP Core für Cyclone® III oder Cyclone IV Geräte bietet eine Avalon MM (AVMM) Schnittstelle zum Lesen und Schreiben in die Kernsteuerung und Statusregister, um ein erfolgreiches Konfigurationsupdate durchzuführen. Dies kann mit einer kompatiblen AVMM Master-Komponente, die in der Quartus® Prime Software verfügbar ist, ohne einen On-Chip-Prozessor erforderlich sein.

    Die JTAG-Avalon MM Master Bridge bildet eine direkte Schnittstelle zwischen dem Benutzer und dem Remote-System-Update-IP-Kern, wodurch Benutzer eine Neukonfiguration über die Systemkonsole über die JTAG-Schnittstelle durchführen können.

    Die Remote-Update-IP-Core-Avalon-MM-Register, die über JTAG konfiguriert werden müssen, während die Konfiguration von einem Werksbild auf ein Anwendungsbild aktualisiert werden muss, sind:

    1. An RU_WATCHDOG_TIMEOUT schreiben
      • Der Adressoffensatz ist 0x20
      • Einen 12-Bit-Timer-Wert schreiben
    2. Lesen Sie aus diesem Register nach, um zu sehen, ob der Watchdog Timer-Wert korrekt geschrieben wurde.
      • Der Adressoffensatz ist 0x2C
      • Liest den 12-Bit-Timeout-Wert zurück
    3. An RU_WATCHDOG_ENABLE schreiben
      • Der Adressversatz ist 0x30
      • Schreiben Sie 0x1 zur Aktivierung oder 0x0 zur Deaktivierung des Watchdog-Timers
    4. An RU_BOOT_ADDRESS schreiben
      • Der Adressversatz ist 0x40
      • Schreiben Sie eine 32-Bit-Startadresse, die auf den Start des auf dem Flash-Gerät gespeicherten Anwendungsbilds verweist. Der FPGA muss nach dem Auslösen der Neukonfiguration von dieser Adresse aus starten. Beispiel: 0x00400000
    5. Lesen Sie aus diesem Register nach, um zu sehen, ob die Boot-Adresse für das Anwendungsbild korrekt geschrieben wurde.
      • Der Adressoffensatz ist 0x4C
      • Liest die 32-Bit-Boot-Adresse zurück.
    6. An RU_RECONFIG schreiben
      • Der Adressoffensatz ist 0x74
      • Schreiben Sie 0x1, um eine Neukonfiguration auszulösen

    Sobald eine Neukonfiguration ausgelöst wird, verliert die Systemkonsole über JTAG ihre Verbindung zum FPGA. Benutzer müssten eine neue Sitzung der Systemkonsole starten, sobald die FPGA vom Anwendungsbild aus startet, um eine gültige JTAG-Kette wiederherstellung herzustellen.

     

     

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 2 Produkte

    Cyclone® IV FPGAs
    Cyclone® III FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.