Dies ist ein bekanntes Problem mit dem SPI Slave zur Avalon Master Bridge Core in Quartus II SoftwareVersion 11.x. Das Problem kann auftreten, wenn Burst-Lesevorgänge an einen Avalon Slave durchgeführt werden, der viele Zyklen benötigt, um zu reagieren. In diesem Szenario ist es je nach Frequenzverhältnis zwischen dem SPI und Avalon Takten möglich, dass eines der zurückgelesenen Datenbytes fälschlicherweise durch eine NoOp-Wortausgabe an die SPI-Schnittstelle ersetzt wird. Das Problem wurde nur bei Burst-Leseverbindungen vom Avalon Bus erkannt. Um das Problem zu beheben, führen Sie nur einzelne Leseaufgaben über die Bridge zum Avalon Bus durch. Schreibtransaktionen sind nicht betroffen.
Dieses Problem wird in einer zukünftigen Version der Quartus II Software behoben.