Artikel-ID: 000074643 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 31.05.2016

Warum sehe ich ein Effizienzproblem, wenn der Arria® V und Cyclone® V Hard Memory Controller mit aktivierter DQS-Verfolgung verwendet wird?

Umgebung

  • Intel® Quartus® Prime Standard Edition
  • Intel® Quartus® Prime Lite Edition
  • LPDDR2 SDRAM Controller mit UniPHY Intel® FPGA IP
  • DDR SDRAM Controller mit UniPHY Intel® FPGA IP
  • DDR3 SDRAM Controller mit UniPHY Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Arria® V- und Cyclone® V DDR2-, DDR3/3L- und/oder LPDDR2-Designs mit aktivierter DQS-Verfolgung können aufgrund eines langen DQS-Tracking-Prozesses, bei dem vom Hard Memory Controller für einen längeren Zeitraum keine periodische Aktualisierung erfolgt, eine geringere Effizienz erzielen.

     

    Lösung

    Aktivieren Sie die Optionen für die automatische Aktualisierung des Benutzers in der UniPHY IP.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 5 Produkte

    เอฟพีจีเอ Arria® V GT
    Cyclone® V FPGAs und SoC FPGAs
    เอฟพีจีเอ Arria® V GX
    Arria® V ST SoC-FPGA
    Arria® V SX SoC-FPGA

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.