Kritisches Problem
Das CPRI IP-Kernregister CPRI_MAP_CONFIG
umfasst
ein map_tx_start_mode
Feld mit Bit [5], beginnend im
CPRI IP Core v11.1 Release. Der CPRI MegaCore Function User jedoch
Dieser Leitfaden dokumentiert dieses Registerfeld nicht.
Das CPRI_MAP_CONFIG
Feld Registerfeld map_tx_start_mode
Ist ein Lese-Schreib-Registerfeld, das den Auswahlmodus angibt
für die Startsynchronisierung auf der Übertragungsseite des IP-Kerns.
Dieses Feld ist nur relevant, wenn sich der IP-Kern im FIFO-Modus befindet ( Enable MAP
Schnittstellensynchronisierung mit Core-Clock-Parameter ist eingeschaltet
aus und das map_tx_sync_mode
Feld des Registers CPRI_MAP_CONFIG
hat den Wert 0).
Wenn dieses Register-Bit den Wert 0 hat, richtet sich der IP-Kern aus das erste IQ-Beispiel, das über die CPRI-Verbindung mit dem vorhandenen gesendet wird Startschwellenwert.
Wenn dieses Register-Bit den Wert 1 hat, richtet sich der IP-Kern aus das erste IQ-Beispiel, das über die CPRI-Verbindung mit dem CPRI-Frame gesendet wird Offset.
In Quartus II Softwareversionen, die die Version 11.1 enthalten,
Bit [5] des Registers CPRI_MAP_CONFIG
ist Reserviert.
Dieses Problem wurde in Version 13.1 des CPRI behoben Benutzerhandbuch für die MegaCore-Funktion.