Artikel-ID: 000074518 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 18.04.2014

"FPGA Programmierung kann bei der Programmierung von SoC zu einer HPS-Boot-Fehlermeldung führen

Umgebung

    Intel® Quartus® II Anmeldungs-Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Kritisches Problem

Beschreibung

Wenn Sie den FPGA Teil des SoC über den USB-Anschluss programmieren Blaster, der Inhalt des HPS SDRAM kann die Sitzung beschädigen. Dieses Geräusch könnte das Betriebssystem-Image (BS) im SDRAM. In diesem Fall kann das Betriebssystem nicht erfolgreich gestartet werden.

Lösung

Lösen Sie einen HPS Kalt-Reset aus, nachdem Sie die FPGA mit dem USB-Blaster.

Alternativ können Sie auch Boot-Software wie U-Boot to Program verwenden. das FPGA, anstatt den USB-Blaster zu verwenden.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 2 Produkte

Cyclone® V FPGAs und SoC FPGAs
Arria® V FPGAs und SoC FPGAs

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.