Artikel-ID: 000074353 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 16.03.2017

Gibt es ein bekanntes Problem bei den Pre-Emphasis-Einstellungen in Cyclone V LVDS IBIS-Modellen, die von der Quartus Prime Software generiert werden?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Ja, aufgrund eines Problems mit der Generation von Cyclone® V IBIS-Modellen in den Quartus® Prime Software-Versionen 16.0 und früher wird das Modellverhalten für die LVDS-Pre-Emphasis-Einstellung ausgetauscht.

    Für "Pre-Emphasis ENABLED – _p1:" (Simulationsergebnis zeigt deaktivierte Vor-Betonung) an.

    Für deaktivierte _p0 vor der Betonung: Simulationsergebnis zeigt Aktivierte Vorbemerkung an.

    Lösung

    Um dieses Problem zu umgehen, ändern Sie die Betonungseinstellung manuell, wenn Sie das IBIS-Modell in den betroffenen Versionen der Quartus Prime Software generieren.

    Dieses Problem wurde in den Quartus Prime Software-Versionen 16.1 und neuer behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Cyclone® V FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.