Artikel-ID: 000074051 Inhaltstyp: Installation und Setup Letzte Überprüfung: 20.03.2019

Die Datenports stellen keine Verbindung zu ALTDDIO-Registern her, aber die Datenrate ist auf das Doppelte der Datenrate eingestellt.

Umgebung

  • Intel® Quartus® Prime Standard Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Intel® Quartus® Prime Standard Edition Softwareversion 18.1 und früher kann diese Fehlermeldung angezeigt werden, wenn Sie den I/O Timing Constrainer in der NIOS® II Befehlszeile starten. Dies liegt daran, dass Sie einen weichen LVDS-Intel® FPGA IP in Ihrem Design haben und der E/A-Timing-Constrainer nicht mit der doppelten Datenrate ausgeführt werden konnte.

    Lösung

    Um dieses Problem zu umgehen, schreiben Sie denc-Angriff in die Datei <project>.sdc , anstatt den I/O Timing Constrainer in der NIOS II-Befehlsshell® zu verwenden.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® programmierbare Geräte

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.