Aufgrund eines Problems in der Intel® Quartus® Prime Standard Edition Softwareversion 18.1 und früher kann diese Fehlermeldung angezeigt werden, wenn Sie den I/O Timing Constrainer in der NIOS® II Befehlszeile starten. Dies liegt daran, dass Sie einen weichen LVDS-Intel® FPGA IP in Ihrem Design haben und der E/A-Timing-Constrainer nicht mit der doppelten Datenrate ausgeführt werden konnte.
Um dieses Problem zu umgehen, schreiben Sie denc-Angriff in die Datei <project>.sdc , anstatt den I/O Timing Constrainer in der NIOS II-Befehlsshell® zu verwenden.