Artikel-ID: 000074000 Inhaltstyp: Produktinformationen und Dokumente Letzte Überprüfung: 15.02.2018

Wie kann ich Intel® Stratix® 10 L-Tile und H-Tile Geräte-Transceiver-PMA-Zuweisungen zu meiner QSF-Datei hinzufügen?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Möglicherweise wünschen Sie sich andere Intel Stratix 10 Transceiver PMA-Einstellungen als die in der Intel Stratix 10 L-Tile/H-Tile native PHY IP angegebenen.

    Sie können Intel Stratix 10 L-Tile und H-Tile Geräte-Transceiver PMA Quartus® Settings File (QSF) Zuweisungen mit der unten stehenden Methode hinzufügen.

    Lösung

    Sie können die QSF-Zuweisungen mit dem unten stehenden Beispiel hinzufügen.

    Syntax:

    set_instance_assignment -name HSSI_PARAMETER "${full_attribute_name}={chosen_attribute_value} " -to ${tx_pin}

    Beispiel:

    set_instance_assignment -name HSSI_PARAMETER ""pma_tx_buf_vod_output_swing_ctrl =31 " -to tx_serial_pin[0]

    Die folgende Tabelle listet die wichtigen Transceiver-PMA-Einstellungen auf, aber Sie können eine vollständige Liste über die Registerkarte "Analoge PMA-Einstellungen" der Stratix 10 L-Tile/H-Tile Native PHY IP erhalten, indem Sie die Option "Muster QSF-Zuweisungen bereitstellen" aktivieren und diese in Ihre Projekt-QSF-Datei einfügen

    Tabelle 1: Sender-PMA-Attribute

    Attribut

    Vollständiger Attributname

    Attributwerte

    TX Output Schwingstufe (TX Output, VOD)

    pma_tx_buf_vod_output_swing_ctrl

    17–31 (600 mV – VCCT- oder Transmitter-Netzteilspannung)

    Vorbemerkung 1.

    nach dem Klopfen

    Größe

    pma_tx_buf_pre_emp_switching_ctrl_1st_post_tap

    0-24

    Vorbemerkung 1.

    Post-Tap-Polarität

    pma_tx_buf_pre_emp_sign_1st_post_tap

    fir_post_1t_neg (negativ) ODER

    fir_post_1t_pos (positiv)

    Vorbemerkung 1.

    Pre-Tap

    Größe

    pma_tx_buf_pre_emp_switching_ctrl_pre_tap_1t

    0-15

    Vorbemerkung 1.

    Pre-Tap-Polarität

    pma_tx_buf_pre_emp_sign_pre_tap_1t

    fir_pre_1t_neg (negativ) ODER

    fir_pre_1t_pos (positiv)

    Slew-Rate

    pma_tx_buf_slew_rate_ctrl

    slew_r0

    slew_r1

    slew_r2

    slew_r3

    slew_r4

    slew_r5

     

    Tabelle 2: Empfänger-PMA-Attribute

    Attribut

    Vollständiger Attributname

    Attributwerte

    Bandbreitenausgleich

    pma_rx_buf_eq_bw_sel

    eq_bw_0 (Datarate < = 6,5 Gbit/s),

    eq_bw_1 (6,5 Gbit/s < Datarate < = 12,5 Gbit/s),

    eq_bw_2 (12,5 Gbit/s < Datarate < =19,2 Gbit/s) oder eq_bw_3 (19,2 < Datarate)

    Manueller CTLE AC Mehrwert

    pma_rx_buf_ctle_ac_gain

    0-15

    Manuelle CTLE EQ Wertschöpfung

    pma_rx_buf_ctle_eq_gain

    0-47

    Manueller VGA-Wert

    pma_rx_buf_vga_dc_gain

    0-31

    Die Attributnamen haben zusätzliche Präfixe im Vergleich zu denen, die in der Registerkarte der Intel Stratix 10 L- und H-Tile Transceiver PHY PHY aufgelistet sind.

    Diese Informationen werden einer zukünftigen Version der Intel Stratix 10 L- und H-Tile Transceiver PHY PHY hinzugefügt.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 2 Produkte

    เอฟพีจีเอ Intel® Stratix® 10 GX
    Intel® Stratix® 10 GT SoC-FPGA

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.