Artikel-ID: 000073959 Inhaltstyp: Fehlermeldungen Letzte Überprüfung: 06.12.2018

Fehler (175022): Das HSSI_RSFEC_PLD_ADAPT konnte an keinem Ort platziert werden, um die Verbindungsanforderungen zu erfüllen

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • Stratix® 10 E-Tile Transceiver Native PHY
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Quartus® Prime Pro Edition Software Version 18.1.1 und früher gibt es 6 RS-FEC-Blöcke in der Stratix®10 FPGA E-Tile-Gerätefamilie, und jeder RS-FEC-Block teilt sich 4 Kanäle. Es gibt insgesamt 6 Kanäle (1 Kanal pro RS-FEC-Block) in der E-Tile, die zur Verarbeitung von AVMM2-RS-FEC-Daten verwendet werden. Diese Kanäle sind 3, 7, 11, 15, 19 und 23. Wenn einer dieser Kanäle im Nicht-FEC-Modus in einem IP instanziiert wird und die anderen Kanäle innerhalb desselben RS-FEC-Blocks mit RS-FEC in einem separaten IP instanziiert werden, führt dies zu einem Fitter-Fehler.

    Lösung

    Derzeit gibt es keine Problemumgehung für dieses Problem.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Stratix® 10 FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.