Kritisches Problem
Aufgrund der Einschränkung der PLL-VCO-Einstellung unterstützt die PHY Lite für parallele Schnittstellen Intel® Arria® 10 FPGA IP den Frequenzbereich zwischen 137,5 MHz und 149,9 MHz im Quartalsratenmodus nicht.
Es gibt keine Problemumgehung zur Lösung dieses Problems.