Artikel-ID: 000073872 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 04.12.2018

Warum kann die Schnittstellentaktfrequenz bei Verwendung des Quartalsratenmodus nicht auf einen Wert zwischen 137,5 MHz und 149,9 MHz für die PHY Lite für Parallelschnittstellen Intel® Arria® 10 FPGA IP eingestellt werden?

Umgebung

    PHY Lite für parallele Schnittstellen Intel® Arria® 10 FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Kritisches Problem

Beschreibung

Aufgrund der Einschränkung der PLL-VCO-Einstellung unterstützt die PHY Lite für parallele Schnittstellen Intel® Arria® 10 FPGA IP den Frequenzbereich zwischen 137,5 MHz und 149,9 MHz im Quartalsratenmodus nicht.

Lösung

Es gibt keine Problemumgehung zur Lösung dieses Problems.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

Intel® Arria® 10 FPGAs und SoC FPGAs

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.