Jam Programmierunterstützung: JTAG Technologies
JTAG Technologies* bietet eine umfassende Palette von In-System-Programmier- und PCB-Testlösungen auf der Grundlage des Boundary-Scan-IEEE-Standards 1149.1 und verwandter Standards, einschließlich IEEE 1532. Diese Lösungen decken alle Entwicklungsphasen ab, einschließlich Designunterstützung, Prototypen-Debugging, Produktion und Reparatur.
PLD-Programmierung Entwicklung
Die Produkte von JTAG Technologies* unterstützen die Programmierung von programmierbaren Logikgeräten (PLD), einschließlich der JAM-Standardprogrammier- und Testsprache (STAPL) und der seriellen Vektordatei (.svf). Dadurch stehen Programmiermöglichkeiten für Intel® FPGA MAX® II, MAX 7000 und MAX 3000A zur Verfügung. Unabhängig vom verwendeten Gerätetyp, der Marke oder dem verwendeten Format bietet das System dem Benutzer eine einheitliche Schnittstelle, wodurch die Verbreitung von Tools vermieden wird. Schnell erstellte Dateien führen alle Gerätevorgänge auf der Platine aus, wie Löschen, Blankoscheck, Programmierung, Verifizierung, Programmierung von Sicherheitssicherungen und Rücklesen des Benutzercodes.
Das JTAG ProVision* Entwicklungssystem verarbeitet eine Vielzahl von Scan-Chain-Konfigurationen, die von der einfachen Single-Chain-Struktur bis hin zu mehrkettigen, mehrstufigen hierarchischen Scan-Architekturen reichen. Scanketten beliebiger Länge sind möglich, mit automatischer sicherer Konfiguration der Platine während der PLD-Programmierung. Die Software-GUI führt Sie durch die Überprüfung von BSDL-Dateien (Boundary-Scan Description Language), das Testen der Boundary-Scan-Kette des Boards und das Ausführen der Programmierfunktionen.
Produktionsunterstützung
Die PLD-Programmieranwendungen von JTAG Technologies laufen auf einer Vielzahl von vollständig kompatiblen Hardware-Controllern in einer Vielzahl von Betriebsumgebungen. Schnittstellen sind für PCI*, PXI, USB, Ethernet, FireWire, ISA und VXI verfügbar. Die Produktionsumgebung umfasst:
- Eigenständige PC- oder Workstation-Versionen mit einer benutzerfreundlichen grafischen Oberfläche für die Sequenzierung von Vorgängen
- Vollständige Integration in einen bestehenden Produktionsschritt, wie z.B. Funktionstest, durch Dynamic Linked Library-basierte (DLL-basierte) Anwendungen
- Unterstützung für die Integration der PLD-Programmierung in das LabWindows/CVI, die LabVIEW-Plattform oder NI TestStand von National Instruments
Die Tools von JTAG Technologies ermöglichen die Sequenzierung der PLD-Programmierung mit anderen leistungsstarken Boundary-Scan-Anwendungen, wie z. B. Board-Tests und In-System-Flash-Programmierung. Für Bediener, Techniker und Ingenieure stehen mehrere Autorisierungsstufen zur Verfügung. Das Produktionspersonal profitiert von schnellen und einfachen Steuerungen, in der Regel über Ein-Knopf-Bedienung, und Ausführungsberichten, die die Ergebnisse zusammenfassen.
Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.