Status
Launched
Einführungsdatum
Q4'21
Lithographie
10 nm

Ressourcen

Logikelemente (LE)
4047400
Adaptive Logik-Module (ALM)
1372000
ALM-Register (Adaptive Logic Module)
5488000
Fabric- und I/O-Phasenregelkreise (PLLs)
18
Maximaler integrierter Speicher
485 Mb
Blöcke für die digitale Signalverarbeitung (DSP)
12792
Format für die digitale Signalverarbeitung (DSP)
Fixed Point (hard IP), Floating Point (hard IP), Multiply, Multiply and Accumulate, Variable Precision
Hard Processor System (HPS)
Quad-core 64 bit Arm* Cortex*-A53
Hard Crypto Blöcke
4
Festspeichercontroller
Ja
External Memory Interfaces (EMIF)
DDR4, QDR IV

I/O-Spezifikationen

Maximaler Benutzer I/O-Wert
576
I/O-Standards-Unterstützung
1.2 V LVCMOS, 1.8 V LVCMOS, SSTL, POD, HSTL, HSUL, Differential SSTL, Differential POD, Differential HSTL, Differential HSUL, True Differential Signaling
Maximale LVDS-Paare
288
Maximale Non-Return to Zero (NRZ) Transceiver
120
Maximale Non-Return to Zero (NRZ) Datenrate
58 Gbps
Maximale Pulse-Amplitude Modulation (PAM4) Transceiver
96
Maximale Pulse-Amplitude Modulation (PAM4) Datenrate
116 Gbps
Transceiver Protocol Hard IP
PCIe Gen4, 10/25/50/100/200/400G Ethernet

Innovative technische Funktionen

Hyper-Register
Ja
FPGA-Bitstrom-Sicherheit
Ja

Package-Spezifikationen

Paketoptionen
R3948A

Zusätzliche Informationen

URL für weitere Informationen