LVDS-Tunneling-Protokoll und -Schnittstelle (LTPI) IP
LVDS Tunneling Protocol and Interface (LTPI) ist eine Soft-IP, die in der DC-SCM 2.0-Spezifikation eingeführt wurde, um das Tunneln von Signalen mit niedriger Geschwindigkeit zwischen dem Host-Plattformmodul (HPM) und dem sicheren Steuerungsmodul (SCM) über die LVDS-Schnittstellen (Low-Voltage Differential Signaling) zu erleichtern.
Protokoll der nächsten Generation für DC-SCM 2.0
Die LTPI-Schnittstelle ist für das Tunneln verschiedener Signale mit niedriger Geschwindigkeit zwischen dem Hostprozessormodul (HPM) und dem Secure Control Module (SCM) ausgelegt. Es kann mit zwei FPGA oder CPLD-Geräten für Konfigurationen mit typischen BMC-Geräten implementiert werden.
Sowohl HPM als auch SCM arbeiten zusammen, um die Kommunikation innerhalb eines Systems zu verwalten und zu sichern, indem Steuersignale über die LVDS-Schnittstelle innerhalb des Systems getunnelt werden.
- Konform mit den Spezifikationen OCP DC-SCM 2.0 LTPI 1.0.
- Unterstützt alle Konfigurationen der Geschwindigkeitsklasse für die Agilex™ 5-Geräte.
- Unterstützt bis zu fünf Kanäle Aggregation und Disaggregation.
- Unterstützt GPIO-, I2C-, UART-, OEM- und Datenkanalaggregationen.
- Unterstützt Link-Training für zuverlässigen Link-Betrieb.
- Unterstützt eine Datenrate von bis zu 500 Mbit/s für alle Geschwindigkeitsstufenkonfigurationen in Agilex™ 5-Geräten.
- Rechenzentren: LTPI kommuniziert zwischen Host-Prozessormodulen (HPM) und sicheren Steuermodulen (SCM) und ermöglicht so ein effizientes Steuersignalmanagement und eine Datenübertragung in Echtzeit.
- Embedded-Systeme: Ideal für Embedded-Systeme, die eine effiziente Erweiterung der Steuerungsebene und eine Signalübertragung mit geringer Latenz erfordern.
- High-Speed-Video-Streaming: LTPI kann für High-Speed-Video-Streaming-Anwendungen verwendet werden und demonstriert seine Anpassungsfähigkeit über herkömmliche Anwendungsfälle hinaus.
- FPGA-Based Designs: LTPI eignet sich gut für FPGA- und CPLD-Implementierungen und bietet skalierbare Transportmechanismen mit niedriger Latenz für verschiedene Steuersignale.
Intellectual Property |
Beim Kauf von Quartus® Prime Design Software enthalten | Bestellcodes |
---|---|---|
LTPI IP |
Nein | IP-LTPI |
Hinweis: Die LTPI IP erfordert den Erwerb einer separaten Lizenz für die Produktionsnutzung. Kontaktieren Sie Intel Premium-Support für weitere Informationen. |
Weitere Ressourcen
IP finden
Finden Sie den richtigen Altera® FPGA IP-Core für Ihre Anforderungen.
Technischer Support
Für technischen Support zu diesem IP-Core besuchen Sie bitte Support-Ressourcen oder Intel® Premium-Support. Außerdem können Sie in dieser Funktion im Wissenscenter und in den Communities nach verwandten Themen suchen.
IP-Evaluierung und -Kauf
Bewertungsmodus und Informationen für den Kauf von Altera® FPGA IP-Cores.
IP Base Suite
Kostenlose Lizenzen für Altera® FPGA IP-Cores mit einer aktiven Lizenz für Quartus® Prime Standard oder Pro Edition Software.
Designbeispiele
Designbeispiele und Referenzdesigns für Altera® FPGA-Geräte herunterladen.
Vertrieb kontaktieren
Kontaktieren Sie den Vertrieb, wenn Sie Anforderungen an die Entwicklung und Beschleunigung von Altera® FPGA-Produkten haben.