Interlaken Intel® FPGA IP
Der Interlaken Intel® FPGA IP Kern ist konform mit der Interlaken Protocol Definition v1.2 und ermöglicht es Systementwicklern, einen hohen Bandbreitendurchsatz in ihren Systemen zu erreichen. Dieser vorgebaute, sofort einsatzbereite IP Baustein verkürzt den Designzyklus und führt so zu einer schnelleren Time-to-Market.
Interlaken (2. Generation) Intel® FPGA IP Benutzerhandbuch lesen ›
50G Interlaken MegaCore Function Benutzerhandbuch lesen ›
100G Interlaken MegaCore Function Benutzerhandbuch lesen ›
Interlaken Intel® FPGA IP
Interlaken ist ein Verbindungsprotokoll für kanalisierte Hochgeschwindigkeits-Chip-to-Chip-Verbindungen in Netzwerkanwendungen. Es ist für Chip-to-Chip mit hoher Bandbreite optimiert, die mit Raten von 10 Gbit/s bis 600 Gbit/s und darüber hinaus betrieben werden.
Der Interlaken Intel® FPGA IP Kern ist ideal für:
- Multi-Terabit-Router und -Switches für Zugriff
- Carrier Ethernet- und Rechenzentrumsanwendungen, die IP Konfigurierbarkeit zur Optimierung für verschiedene Verkehrsprofile benötigen
- Skalierbarkeit für Plattformen der nächsten Generation
Funktionsmerkmale
Intel ist seit ihrer Gründung 2007 Teil der Interlaken Alliance und arbeitet weiter an neuen innovativen Protokollfunktionen, um Kunden robuste und einfach zu implementierende Interlaken IP Lösungen zu ermöglichen. Intel hat jetzt bis zu 600G Interlaken IP im Angebot.
Das Intel® FPGA Interlaken IP Portfolio erreicht wichtige Entwicklungsmeilensteine: Soft-IP der dritten Generation (einschließlich Media Access Control (MAC)) und gehärtetes IP der zweiten Generation (einschließlich Physical Coding Sublayer (PCS)/Physical Medium Attachment (PMA)). Diese vielfach erprobten und bewährten Kerne bieten weiterhin jene zusätzliche Robustheit und Reife, die neue, intelligentere Systeme erfordern.
- Datenratenauswahl bis zu 25,78125 Gbit/s (NRZ) ODER 56 Gbit/s (PAM4)
- Multi-lane Konfiguration bis zu 24 Lanes
- Unterstützung für Interleave-Paketmodus
- Verbesserte Planung
- Multi-Segment- oder Start-of-Packet (SOP) Alignment Benutzeroberflächenoptionen
- Steuerbare I/O-Burst-Einstellungen (Min, Max, Kurz)
- Programmierbare Meta-Frame-Längen
- Bis zu 256 logische Kanäle
- Zugriff auf Felder mit Mehrfachnutzung
- In-Band- und Out-of-Band-Flusssteuerung (Kalenderseitenoptionen)
- Erweiterte Fehlerbehandlungs- und Fehlerinjektionsfunktionen
- Rückübertragung
- Vollständig integriertes IP (MAC, PCS und PMA-Schichten)
- Abstimmbare Preemphasis- und Entzerrungseinstellungen
- Benutzerdefinierte IP Bereitstellungen verfügbar zur Optimierung für verschiedene Anwendungsanforderungen
- Unterstützt ILA Modus
IP-Status
|
|
---|---|
Status der Bestellung |
In Benutzung |
Bestellcodes | |
20G bis <100G |
IP-ILKN/50G |
100G bis <200G |
IP-ILKN/100G |
200G bis <400G |
IP-ILKN/200G |
Links zum Thema
Dokumentation
- Interlaken (2. Generation) Intel® FPGA IP Benutzerhandbuch
- Interlaken (2. Generation) Stratix® 10 FPGA IP Designbeispiel Benutzerhandbuch
- Interlaken (2. Generation) Agilex™ 7 FPGA IP Designbeispiel Benutzerhandbuch
- 50G Interlaken MegaCore Function Benutzerhandbuch
- 50G Interlaken Designbeispiel Benutzerhandbuch
- 100G Interlaken MegaCore Function Benutzerhandbuch
- 100G Interlaken Designbeispiel Benutzerhandbuch
- F-Tile Interlaken Intel® FPGA IP Benutzerhandbuch
- F-Tile Interlaken Intel® FPGA IP Designbeispiel Benutzerhandbuch
- GTS Interlaken Intel® FPGA IP Benutzerhandbuch
- GTS Interlaken Intel® FPGA IP Designbeispiel Benutzerhandbuch
- Versionshinweise für Intel® FPGA-IP
Weitere Ressourcen
IP finden
Finden Sie den richtigen Altera® FPGA IP-Core für Ihre Anforderungen.
Technischer Support
Für technischen Support zu diesem IP-Core besuchen Sie bitte Support-Ressourcen oder Intel® Premium-Support. Außerdem können Sie in dieser Funktion im Wissenscenter und in den Communities nach verwandten Themen suchen.
IP-Evaluierung und -Kauf
Bewertungsmodus und Informationen für den Kauf von Altera® FPGA IP-Cores.
IP Base Suite
Kostenlose Lizenzen für Altera® FPGA IP-Cores mit einer aktiven Lizenz für Quartus® Prime Standard oder Pro Edition Software.
Designbeispiele
Designbeispiele und Referenzdesigns für Altera® FPGA-Geräte herunterladen.
Vertrieb kontaktieren
Kontaktieren Sie den Vertrieb, wenn Sie Anforderungen an die Entwicklung und Beschleunigung von Altera® FPGA-Produkten haben.