Sie können dieses Entwicklungskit verwenden, um Folgendes durchzuführen:

  • Entwickeln und testen Sie PCI Express* (PCIe)-Designs mit Datenraten bis zur Gen3 unter Verwendung des Entwicklungsboards, das mit dem PCIe-Kurzkarten-Formfaktor kompatibel ist.
  • Entwickeln und testen Sie Speichersubsysteme für DDR3- oder QDR-II-Speicher.
  • Verwenden Sie die Hochgeschwindigkeits-Mezzanine-Karten-Anschlüsse (HSMC), um eine Verbindung zu einem von über 35 verschiedenen HSMCs herzustellen, die von zugelassenen Unternehmen bereitgestellt werden und Protokolle wie Serial RapidIO®, 10 Gbit/s Ethernet, SONET, CPRI, OBSAI und andere unterstützen.
Hinweise:

Der Käufer bestätigt, dass er ein Produktentwickler, Softwareentwickler oder Systemintegrator ist, und erkennt an, dass es sich bei diesem Produkt um ein Evaluierungskit handelt, das nicht von der FCC autorisiert ist, ausschließlich zur Evaluierung und Softwareentwicklung zur Verfügung gestellt wird und nicht weiterverkauft werden darf.

Optional können Sie HSMC-Steckerschnittstellen-kompatible Tochterkarten, Adapter oder Kabel zur Verwendung mit Ihrem Entwicklungskit erwerben.

Inhalt des Entwicklungskits

Das DSP Entwicklungskit, Stratix® V Edition, enthält Folgendes:

  • Stratix® V GS FPGA Entwicklungsboard
  • Vorgestellte Geräte:
  • Stratix® V GS FPGA: 5SGSMD5K2F40C2N
  • Konfiguration, Status und Rüstelemente
  • JTAG
  • On-board USB-BlasterTM II Kabel
  • Schnelle passiv parallele (FPP) Konfiguration über MAX® V-Gerät und Flash-Speicher
  • Eine Reset-Konfigurationstaste
  • Ein CPU-Reset-Taster
  • Zwei Reset-Konfigurationstasten
  • Taktung
  • 50 MHz und 125 MHz programmierbare Oszillatoren
  • SMA Input (LVPECL)
  • Allgemeiner Benutzereingang und -ausgang
  • 10/100/1000Mbps Ethernet PHY (SGMII) mit RJ-45 (Kupfer) Anschluss
  • 16x2 Character LCD
  • Ein 8-Positionen DIL-Gehäuseschalter (DIP-Schalter)
  • Sechzehn Benutzer-LEDs
  • Drei Drucktasten für den Benutzer
  • Arbeitsspeichergeräte
  • DDR3 SDRAM (1.152 MB, x72 Bit breit)
  • QDR II+ SRAM (4.5 MB, 2 Mb x18 Bit breit)
  • Footprint kompatibel zu QDR II 4 MB x18 Bit breit
  • RLDRAM II (72 MB CIO RLDRAM II mit einem 18 Bit Datenbus)
  • Komponente und Schnittstellen
  • PCIe x8 Randstecker
  • Zwei HSMC Anschlüsse
  • SMB für serielle digitale Schnittstelle (SDI) Eingang und Ausgang
  • QSFP optischer Käfig
  • 10/100/1000Mbps Ethernet PHY (SGMII) mit RJ-45 (Kupfer) Anschluss
  • Leistungsaufnahme
  • Laptop DC Eingang
  • PCIe Edge Anschluss
  • Nios® II Prozessor Webserver und Remote System Update
  • Loopback und Debuggen von HSMC-Karten
  • Netzadapter und Kabel
  • Stratix® V GS FPGA Entwicklungskit – Softwareinhalt
  • Vollständige Dokumentation
  • Benutzerhandbuch
  • Referenzhandbuch
  • Schaltpläne und Layout-Design-Dateien
  • GUI-basiertes Board-Test-System
  • Beinhaltet komplette Intel® Quartus® Prime-Designsoftware-Projekte mit Open Source RTL
  • Board Update Portal
  • Beinhaltet komplette Intel® Quartus® Prime-Designsoftware-Projekte mit Open Source RTL
  • Intel® Quartus® Prime-Designsoftware, Entwicklungskit Edition (DKE)
  • Lizenz zur Verwendung der Vollversion der Intel® Quartus® Prime-Designsoftware für ein Jahr