Cyclone® V FPGA –AN 669: Drive-On-Chip-Motorsteuerung mit Vibrationsunterdrückung und autonomer DC-DC-Regelung (Tandem) Designbeispiel

Cyclone® V FPGA –AN 669: Drive-On-Chip-Motorsteuerung mit Vibrationsunterdrückung und autonomer DC-DC-Regelung (Tandem) Designbeispiel

742049
11/23/2022

Einleitung

Das Design demonstriert die gleichzeitige Mehrachsensteuerung von zwei dreiphasigen Permanentmagnet-Synchronmotoren (PMSMs) oder sinusförmig gewickelten bürstenlosen Gleichstrommotoren (BLDC).

Design-Details

Gerätereihe

Cyclone® V SX SoC-FPGA

Cyclone® V FPGAs und SoC FPGAs

Quartus Edition

Intel® Quartus® Prime Standard Edition

Quartus-Version

17.0.2

Andere Tags

Intel® programmierbare Geräte

Geistiges Eigentum von Intel® FPGA

Intel® FPGA Dev Kits

IP-Cores (0)

Detaillierte Beschreibung

Das Drive-on-Chip-Designbeispiel für das Cyclone-V-SoC-Entwicklungskit und das Terasic Tandem Motion-Power 48-V-HSMC-Leistungsboard demonstriert die mehrachsige Motorsteuerung und die mehrphasige bidirektionale DC-DC-Wandlung. Diese neue Version umfasst eine Vibrationsunterdrückung und eine autonome Hochfrequenz-DC-DC-Steuerungs-IP. Benutzern wird empfohlen, dieses Design unter Windows mit Quartus Version 17.0.2 auszuführen.

Design-Details

Gerätereihe

Cyclone® V SX SoC-FPGA

Cyclone® V FPGAs und SoC FPGAs

Quartus Edition

Intel® Quartus® Prime Standard Edition

Quartus-Version

17.0.2

Andere Tags

Intel® programmierbare Geräte

Geistiges Eigentum von Intel® FPGA

Intel® FPGA Dev Kits